文章詳目資料

大葉學報

  • 加入收藏
  • 下載文章
篇名 一個達到1.5dB-NF的高增益全積體化低雜訊放大器設計
卷期 13:1
並列篇名 A Design for a Fully Integrated High-Gain LNA with 1.5dB-NF
作者 陳勛祥林愷
頁次 41-49
關鍵字 互補式金屬氧化物半導體低雜訊放大器無線全積體化放大器低雜訊雜訊指數1-dB壓縮點三階截止點CMOS LNARFWirelessFully integrated amplifierLow noiseNoise figure1-dB compressionIP3
出刊日期 200406

中文摘要

     本論文描述出一個適用於RF(radio frequency,射頻)無線應用的CMOS LNA(互補式金屬氧化物半導體低雜訊放大器),使用0.25μm製程來設計一個工作於2.5V並且適用於2.38GHz的頻段。本論文主要模擬的重點在於此LNA的輸出入阻抗匹配、隔絕度、功率增益、線性度以及功率消耗,經由調整LNA電路各個組成,來設計出LNA電路的最佳效能。由模擬結果顯示出此LNA電路具有功率增益20dB、雜訊指數1.5dB、三階截止點(IP3)為 -18dB、功率消耗為18.5mW以及優良的輸出輸入阻抗匹配。

英文摘要

     A CMOS (complementary metal oxide semiconductor) low noise amplifier (LNA) suitable for radio frequency (RF) wireless applications is investigated in this study. A fully integrated 2.38-GHz CMOS LNA is implemented by using 0.25μm CMOS technology with a 2.5V power supply. The main simulation points are input/output impedance matching, isolation, power gain, linearity and power consumption. Through adjusting the component values of the LNA, the optimization can be determined. Simulation results show that the LNA is characterized by a power gain of 20dB, a noise figure of 1.5dB, an IP3 of -18dBm, a power dissipation of 18.5mW, and well-matched input/output.

相關文獻