文章詳目資料

電腦與通訊

  • 加入收藏
  • 下載文章
篇名 高性能數位訊號處理器系統之設計
卷期 138
並列篇名 High Performance DSP System Design
作者 黃致惟程占遠孫際恬
頁次 067-072
關鍵字 數位訊號處理器串行快速輸入與輸出現場可編程邏輯閘陣列Digital Signal Processor;DSPSerial RapidIO;SRIOField Programmable Gate Array;FPGA
出刊日期 201104

中文摘要

即時資料處理與其它高度運算量的應用,其關鍵需求在於提供高性能的處理器與快速的儲存裝置以應付大量資料的管理。本論文探討高系能數位訊號處理系統之設計,其系統平台共有六顆數位訊號處理器, 每顆處理器擁有3MB的L2記憶體、256MB的外部DDR2記憶體與三個核心, 所以此系統為擁有十八個核心的高性能與高密度的平台板。運用串行RapidIO技術作為處理器資料交換的基礎,配合交換器提供靈活的資料交換路徑,使得此平台適用於多項運用,包含無線多媒體、醫學影像處理等等。

英文摘要

A key requirement of real-time data acquisition and other extremely intensive computation applications is the availability of large on-chip memories to handle vast amounts of data during processing. This paper
discusses the design of high performance DSP system. Each of the six on-board DSPs incorporates 3MB of local L2 RAM and connects to 256 MB external DDR2 memory. Each DSP has three optimized cores, making a
total of 18 cores to combine highest performance and enhance board density. Serial RapidIO is implemented for inter-DSP communications. On-board Serial RapidIO switches support flexible data paths. The DSP Farm
is ideally suited for applications including medical imaging, wireless media, and etc.

相關文獻